お探しのページはこちらでしょうか.
その他の検索結果:
何をお探しですか?
関連キーワード
No product matches found - System Exception
検索結果

テープアウトの前にトランシーバーを完全に特性評価
従来のRFシミュレーションを超えて、無線周波数集積回路(RFIC)をデザイン、解析、検証します。定常状態/非線形ソルバーでデザインおよび検証の信頼性を実現します。無線規格ライブラリで複雑なRFICの検証を加速します。
- シリコンチップ上で部品を正確にモデリング
- スイープ/ロードプル解析でデザインを最適化
- Cadence Virtuoso環境でRFデザインを統合
- モンテ・カルロ法と歩留まり解析を使用して性能を強化
- 安全動作領域警告でデバッグを簡素化
- 最新のファウンドリーテクノロジーを直ちに使用
RFからミリ波まで集積回路を最適化
RFICをテープアウトする前に、RFシミュレーションを介した集積回路仕様の検証が不可欠です。シミュレーションにはレイアウト寄生、複素変調信号、デジタル制御回路の効果が含まれます。PathWave RFIC Designを使用すると、周波数ドメインとタイムドメインの両方でシミュレートでき、Cadence Virtuosoとの間でデザインのやり取りが可能になります。
[an error occurred while processing this directive]
最適な製品を検索
PathWave Advanced Design System (ADS)とのコンボバンドル
モデル番号 | バンドル名 | 概要 | |
---|---|---|---|
W2218BP | GoldenGate Solo ADS | GoldenGate Solo、ADSコア、回路シミュレーションを含み、小規模シリコンRFICに推奨 | 詳細はこちら |
W1112BP | GoldenGate Quad ADS | GoldenGate、ADSコア、回路シミュレーション、ADS RFIC相互運用、Layout、Momentum、Ptolemy、およびVerilog-Aが含まれます | 詳細はこちら |
W2013BP | GoldenGate Quad ADSライブラリ | GoldenGate、ADコア、回路シミュレーション、ADS RFIC相互運用、Layout、Momentum、Ptolemy、Verilog-A、および Matureワイヤレスライブラリが含まれます | 詳細はこちら |
これらの製品のいずれかを既にお持ちの場合は、テクニカルサポートにアクセスしてください
PathWave RFIC Designの機能を拡張
Protect Your Innovation Investment
FEATURED RESOURCES
ご要望、ご質問はございませんか。